2.1I COREGEN:在VHDL行为仿真/模型中写入VITEX块RAM的错误数据在地址和数据线上有错误的时序-Xilinx-AMD社区-FPGA CPLD-ChipDebug