2.1i COREGEN,CYIP3,分布式内存:定制GUI不指示合法数据宽度和深度范围是什么-Xilinx-AMD社区-FPGA CPLD-ChipDebug

2.1i COREGEN,CYIP3,分布式内存:定制GUI不指示合法数据宽度和深度范围是什么

描述

关键词:RAM、分布式内存、范围、宽度、深度、VIETEX、SPARTAN2

紧迫性:标准

一般描述:
分布式内存定制GUI不指示合法数据的宽度和深度。
范围是。

解决方案

在此数据表中描述了合法数据宽度和深度值。
模块如下:

宽度:1至64位
深度:在16(16, 32, 48,64等)的步骤中,16到256

请登录后发表评论

    没有回复内容