2.1I: 9500:HITOP:警告:CPLDFitter -实例上设置的属性慢“与以前的设置冲突很快。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

2.1I: 9500:HITOP:警告:CPLDFitter -实例上设置的属性慢“与以前的设置冲突很快。

描述

关键词:9500、快、慢、旋

紧迫性:标准

一般描述:

这9500个器件有一个选项来设定转换速率为快或慢。
在约束文件中,可以添加以下约束。

网名名称;

当尝试实现设计时,HITOP忽略了
具有以下警告的约束:

警告:CPLDFitter -属性慢设置在实例“& lt;
与之前设置的冲突很快。两种设置都是
忽视有利于fitter违约。

当设计从FPGA Express综合时发生此警告。
FPGAExpress将快速属性放在输出信号上,然后混淆。
fitter软件,当它看到一个缓慢的约束在UCF。

解决方案

一个解决办法是

1)编辑FPGAExpress的综合约束
2)单击“端口”选项卡
3)在那里设置网的回转。
4)网表现在对该网有一个缓慢的属性。

另一个解决方案是手动编辑网表,删除任何“快速”属性。
在那个网上或者用“慢”代替它。

WebPack中包含的Xilinx综合工具(XST)HTTP://www. XILIX.COM/SXPROSSO/WebPACK.HTM没有这个
问题。

请登录后发表评论

    没有回复内容