2.1i VARTEXE PAR误差:位置:1670 – IOB分量具有LVDS的IO标准,必须将定位约束放置到支持的特定IOB位置。-Xilinx-AMD社区-FPGA CPLD-ChipDebug