2.1I COREGEN,VIETEX,FFT,CIPIP4:“警告:核心VFFT16没有产生产品VerilogSim。”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

2.1I COREGEN,VIETEX,FFT,CIPIP4:“警告:核心VFFT16没有产生产品VerilogSim。”

描述

关键词:VerTEX、FFT、Verilog、Verilog

紧迫性:标准

一般描述:
选择“Verilog”作为行为仿真选项之一
在项目选项菜单中,然后尝试生成一个VIETEX FFT
核心从CIPIP4发布,您可能会看到以下警告:

“警告:核心VFFT16没有产生产品VerilogSim。”

警告意味着核心没有产生Verilog行为。
模型。

解决方案

在CIPIP4发布中,没有Verilog行为仿真。
支持——只生成一个.VEO模板。Verilog行为
仿真支持将在未来版本中添加到内核中。
计划3Q00。

作为解决方案,您可以生成一个后NGDBuW浇口。
模块级别的网络表,并将其用于您的预实现
验证。生成后NGDBug的过程
仿真网表(Xilinx解决方案α8065).

请登录后发表评论

    没有回复内容