2.1i COREGEN,CYIP4:当VARTEX再生COREGEN RAM时,“变量WrimeMIF的非法值假”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

2.1i COREGEN,CYIP4:当VARTEX再生COREGEN RAM时,“变量WrimeMIF的非法值假”

描述

关键字:非法、块、RAM、ViTeX、false、CIPIP4、COREGEN、双、单、端口、分布式、
记忆

紧迫性:标准

一般描述:
当试图再生双端口和单端口块RAM或分布式
使用较早的IP更新版本读取XCO文件中的内存
(CIPIP2,CYIP3),在弹出窗口中可能出现以下错误:

变量WrimeMIF的“非法值假”

解决方案

在CIPIP4版本的双端口和单端口块RAM和分布式
内存,WrimeY-MIF选项必须设置为“true”,以便MIF文件总是
写出来的核心。

编辑.xCo文件并更改WrdEyMIF选项的值
“假”到“真”,然后在修改中阅读核心。
XCO。

请登录后发表评论

    没有回复内容