2.1i COREGEN,CYIP4:基于RAM的移位寄存器行为模型与CE=“X”时的注解仿真不匹配-Xilinx-AMD社区-FPGA CPLD-ChipDebug