2.1i基础逻辑仿真器——输入频率高于100MHz时VIETEX DLL的时序仿真失败-Xilinx-AMD社区-FPGA CPLD-ChipDebug