2.1i SP5-2.1i Service PACK 5更新-Xilinx-AMD社区-FPGA CPLD-ChipDebug

2.1i SP5-2.1i Service PACK 5更新

描述

关键词:服务,包,2.1i,更新,

紧迫性:标准

一般描述:

包含在这个答案是完整的列表中的所有变化,包括在M2,1I服务包5更新。

解决方案

服务包更新页位于:
HTTP://Spop.xILIX.COM/Sputp/TekSuff/SWI更新/

下面的问题由2.1i Service PACK 5更新解决:

NGDBug

(赛灵思答案6847):2.1i ngdBuff-MSVCR.DLL冲突;UCF文件大小限制
Windows NT/95。

(赛灵思答案7016)2.1i NGDBULD导致Watson博士在Windows NT 4 SP3上运行。
地址:0x780125B3。

(赛灵思答案7071)2.1i ngdBuff-ngdBube忽略驱动强度约束
附加到驱动IOB组件的网络(从约束编辑器创建)

(赛灵思答案7351)2.1i ngdBuest-TnMyNe通过DLL传输到No
同步负载(两个问题)。

映射

(赛灵思答案7142)2.1I XC400 0XL映射
FATALL错误:OLDMAP:x4EMAGEG.C:2410:1.1.2.6-非法合并检测

(赛灵思答案6793)2.1i ViTEX-MAP MAP不会放置两个无约束SRL16S
进入一个单一的VIETEX切片。

(赛灵思答案8490)MuxCy和Flop之间的2.1i ViTEX图反演
下降。

(赛灵思答案8092)2.1i ViTEX-MAP- FATALHOLL错误:XVKPU:xvkPulcal.C:246:1.3。

(赛灵思答案7709)2.1i ViTeX-MAP映射使用不正确的JF设置
CKDLDLHF

(赛灵思答案7325)2.1i ViTeX-MAP映射创建了来自Floorplanner的PCF约束。
约束条件。

(赛灵思答案7264)2.1i ViTEX-MAP-异常:访问违例(OXC000 00 5),
地址:OX0255920.

(赛灵思答案7364)2.1i ViTEX映射映射设计结果在无源网络中导致
DRC的错误。

(赛灵思答案7728)2.1i ViTEX-MAP-默认输入路径延迟元件使用情况
改变。

(赛灵思答案7453)在XCV1000上的“读取NGD文件…”的2.1i ViTeX-MAP映射挂起
设计。

(赛灵思答案7466)2.1i ViTeX-MAP映射器在F6MUX时创建不可路由连接
是由两个F5多路复用器驱动的。

(赛灵思答案7487)2.1i VITEX-MAP- FATALHOLL错误:xvkpk:xvkpk.c:146: 1.30

(赛灵思答案7325)2.1i ViTeX-MAP映射创建了来自Floorplanner的PCF约束。
约束条件。

(赛灵思答案6319)2.1Ii 00x*MAP- MAP写入错误约束导致错误:
错误:OLDMAP:不支持563 Bel类型的“Pad”。

(赛灵思答案7279)当FF被推到IOB时,2.1i ViTrime-映射裁剪逆变器。

(赛灵思答案7349)2.1i ViTEX-MAP VIETEX映射器处理OBUF驱动PU、PD或
守门员不一致。

(赛灵思答案7008)2.1i ViTEX-MAP MAP可配置PWR/GND驱动的BUFT
这种方式在硬件上是行不通的。

(赛灵思答案7086)2.1i ViTrime/PAR设计结合非RoC携带链
宏可能会失败。

(赛灵思答案6708)2.1i VIETEX映射错误:XVKPU -不能服从设计
制约因素…

(赛灵思答案7321)2.1i ViTEX映射- VIETEX封隔器无法处理本地
正确地输出指令。

标准

(赛灵思答案7938)2.1i XV400 0xL PAR引导的XC400 0xL器件的PAR不
在2.1i服务包1或Service PACK 2中工作。

(赛灵思答案8297)2.1i XV1000 E PAR – XV1000 E的数据文件修复可能会改进
一些设计的布局结果。

(赛灵思答案7813)2.1i VIETER PAR路由器难以连接块RAM引脚。

(赛灵思答案7827)2.1i PAR-PAR和TRCE报告不同的数字相同
路由。

(赛灵思答案8093)2.1i VIETEX PAR
FATALL错误:实用程序:BasgChanjPrime.C:202.1.1.4.2–CG求解器:残差。

(赛灵思答案8094)2.1IVITEX-E PAR砂土继续即使LVDS IO COMPs有
没有定位约束。

(赛灵思答案7245)2.1i应用程序出现错误。异常:访问违规
(0xC000 000),地址:0x03313B9

(赛灵思答案7296)2.1I400 0xL/XV PAR禁止约束被忽略。

(赛灵思答案7372)2.1i VITEX-PA-PC仅在“开始砂矿”后发生碰撞。

(赛灵思答案7249)在路由过程中,2.1I400 0xL/XV PAR -DR沃森。访问违例
(0xC000 000),地址:0x2424B0B1。

(赛灵思答案7734)2.1i ViTEX-PAR – PAR结果文件报告不正确的数量
逻辑层次

(赛灵思答案7316)2.1i VITEX PAR砂纸已被增强,使用Max
偏好为外部时钟网络分配二次全局时钟缓冲器。

(赛灵思答案6690)2.1i VIETEX PAR
FATALL错误:位置:XVKAPARAN.C:1860:1.1.2.21.2.1

(赛灵思答案6739)2.1i VITEX PAR VIETEX设计花费太长时间来路由PWR/GND
信号。

(赛灵思答案7335)2.1i SPARTANXL PAR-PAR未能产生一致的结果
两次运行成本表。

(赛灵思答案6953)2.1i ViTEX VARTEX设计与面积约束可能耗尽
放置过程中的记忆。

(赛灵思答案7064)2.1i VIETER PAR路由器终止分段故障期间
PWR/GND路由。

(赛灵思答案7350)2.1i PAR-PAR不能在运行时清理低端结果
引擎(忽略-s)

(赛灵思答案7345)2.1i VITEX PAR砂叶的高扇出网源引脚
未置位,导致路由器崩溃。

(赛灵思答案7078)2.1i VIETER PAR砂子忽略包含IOB的列表约束。

(赛灵思答案7342)2.1I SPARTANXL PAR
FATALL错误:路由:BasrStuth.C:241:1.1.2.2-进程将终止。

计时

(赛灵思答案8327)2.1i时序分析器-选择时发生内存泄漏
自定义源。

(赛灵思答案7948)2.1i 9500/XL时序模型对负边不正确
触发全局时钟信号

(赛灵思答案7192)2.1i定时分析器在HP 10.20上启动时出现总线错误
平台。

(赛灵思答案7312)2.1i 9500 XL时序分析器- CPLD自定义报告栈
故障错误(TimeGAN.EXE,MFC42.DLL)或进程退出代码2。

(赛灵思答案7448)2.1 i Virtex Floorplanner -由于堆栈溢出崩溃。

(赛灵思答案6964)2.1i VieleTime-有两个已知的注释
报告延迟下的VIETEX定时。

(赛灵思答案6965)2.1I 4KE/Spartan定时-有一个已知的情况下
注解的XC400 0E和Spartan延迟报告不足。

(赛灵思答案6825)2.1i时序分析器-时序分析器仅产生摘要
没有路径的约束用于高级分析的报告。

(赛灵思答案6959)2.1i TrCE/NGDBug/时序分析器/ FPGA编辑器-min延迟
实施后改变速度等级不起作用

(赛灵思答案7340)2.2i TrCE路径被报告为错误的时序约束。

(赛灵思答案7341)2.1i ViTEX速度文件-缺少VIETEX引脚到PIN时序值的原因
过于乐观的延误

回注

(赛灵思答案7322)2.1i ViTEX NGANDNO-VIETEX单端口和双端口RAM提供设置
仅针对物理SIM的违例。

(赛灵思答案7331)2.1I- Verilog UNISIM和Cadence概念模型不使用
块RAM的gbL.GSR

(赛灵思答案7336)2.1i ViTEX NGANDNO -反向注释延迟增加了3.7NS
IOB上的三态信号。

(赛灵思答案6913)2.1IngDNON-InnalalLoad:ANNO:AX.C:2094:1.1.2.40.2.4-
AX:FixBuffSeDePin()无法处理此配置。

硬件调试器

(赛灵思答案7763)2.1i硬件调试器-并行电缆没有完成VIETEX
链。

比特根

(赛灵思答案8244)2.1i VITEX BITGEN VITTEX位文件与BITGEN默认
选项导致CLKDLL的不当行为。

(赛灵思答案7186)2.1i VixeBITGEN -“警告:Bitgen:73 -找不到弧……”

设计管理器

(赛灵思答案726)2.1I设计管理器:介绍UCF宣言的新行为。

(赛灵思答案6554)2.1i设计管理器-通过Pror or DM运行PLDYDSGMGR
使用来自样例的P&P;R选项卡的设计管理器选项,不能选择选项
实施。

(赛灵思答案7328)2.1i设计管理器-DM覆盖上次版本不起作用。
Win 95/98和WS

(赛灵思答案6660)2.1i设计管理器-服务器抛出异常

(赛灵思答案7343)2.1i一般-帮助-关于项目管理器不显示
服务包修订信息。

JTAGProgrammer

(赛灵思答案8264)在2.1i SP5中添加2.1i JTAGProgrammer- 1802 PROM支持。

(赛灵思答案8312)2.1i JTAGProgrammer- ViTeX-E BSDL文件是可用的。

(赛灵思答案8108)2.1i JTAGProgrammer-错误:JTAG无法定位BSDL文件
“C.BSD”。

(赛灵思答案6850)2.1i 1800 JTAGProgrammer——有1800个JTAG支持吗?
系列舞会?

(赛灵思答案7319)2.1i ViTeX JTAGProgrammer- VITEX配置要求
开机停机顺序

(赛灵思答案6764)2.1i JTAGProgrammer-错误:JTag -边界扫描程序
不支持操作…利用SVC实现42XL PQ100

(赛灵思答案7049)2.1i JTAGProgrammer完成配置时不高
4010XL

CPLD

(赛灵思答案8095)2.1I99XL HITOP设计不适合于2.1i。

(赛灵思答案7314)2.1I9900XL HiTop-A和LT函数的不正确实现
VCC。

(赛灵思答案8109)2.1I 9500 /XL TAGETE-程序异常终止。

(赛灵思答案7760)2.1i HITop-HIToP在路由内部BUFG网络时使用慢摆
通过GTS引脚。

(赛灵思答案6683)2.1IHITOP -拟合报告显示VCCIO引脚作为连接
XC9588XL BG256

(赛灵思答案7337)2.1i HITop-HITOP不适合DFF——& GT;

Floorplanner

(赛灵思答案6438)2.1i Floorplanner-映射文件命名正在引起问题
设计管理器。

FPGA编辑器

(赛灵思答案7713)2.1i FPGA编辑器-访问违例(0xC000 00),地址
0x00 3652E0(编辑CLB/IOB/切片和保存)

(赛灵思答案7329)2.1i FPGA编辑器-错误:便携性:90 -命令行错误:
开关’USEDPIN ‘是意想不到的。

(赛灵思答案7334)2.1i FPGA编辑器-繁忙游标在许多长时间内不被使用
过程。

COREGEN

(赛灵思答案8497)2.1i COREGEN——不是所有的EDIF文件都可以复制到
生成由多个EDF文件组成的内核。

(赛灵思答案7151)2.1i基础COREGEN—“线路:现场总线3错误号”
符号生成过程中的模块。

(赛灵思答案6853)2.1i基础CCOEGEN未扩展块错误…因为一
或更多的针在块上…没有找到。

(赛灵思答案7397)2.1i基础CAREVEN-VIETEX变量并行乘法器
在不要求的情况下,可选的引脚出现在基础符号中。

(赛灵思答案6890)2.1I基础科伦根-COREGEN可能无法找到
Windows上的基础安装目录。

速度文件

(赛灵思答案8294)2.1i ViTEX-E速度文件-新的速度文件可用
对于ViTEX-E。

(赛灵思答案8117)2.1i速度文件-有几个速度文件更改可用
Service PACK 3。

(赛灵思答案7327)2.1i ViTEX速度文件-2.1i中可用的新ViTeX速度文件
Service PACK 1。

(赛灵思答案7330)2.1i XC400 0xV速度文件-2.1i Service PACK 1更新
包含初步的XC400 0xV速度数据。

(赛灵思答案7352)2.1i SPASTANXL速度文件-更新的速度文件可用于- 5
初步速度等级。

包文件

(赛灵思答案8296)2.1i SSPANT2包文件- TQ144包已
为Spartan2添加。

(赛灵思答案8298)2.1i ViTEX-E包-XV600 E FG900和XV1000 E
FG1156包有不良的Bank信息。

(赛灵思答案8118)2.1i SSPANT2包文件-新的包文件可供使用
Service PACK 4。

(赛灵思答案7736)2.1i封装文件SSPANT40XL BG256的错误位置
在Pad报表中指定了完成的PIN。

(赛灵思答案7326)2.2.1i SPARTANXL——CS280包在M2.1i中丢失

(赛灵思答案7185)2.1i包文件——40150 XV BG432包是不正确的。

(赛灵思答案1825)2.1i UNIMSI/SIMPRESS-CRKDLL在RST之后不锁定
断言。

(赛灵思答案7470)2.1i XSI库-双向I/O有额外的反演推断
(碘布芬)。

(赛灵思答案6588)SyopSype FPGA编译器1998年08/1999
在综合过程中忽略了ViTEX IOBs。

约束编辑器

(赛灵思答案7235)2.1i约束编辑器-Spartan20 PQ208禁止IO位置
配置引脚不正确。

(赛灵思答案7050)2.1i约束编辑器-MultTraceEddio.EXE:一个应用程序错误
已经发生了。

请登录后发表评论

    没有回复内容