3.1I COREGEN,蛙跳核心生成器VHDL模型使用非IEEE标准StdLogLogic unSandsStLogyLogic库-Xilinx-AMD社区-FPGA CPLD-ChipDebug