2.1i COREGEN,CIPIP4:单端口块存储器不支持负边/下降沿时钟-Xilinx-AMD社区-FPGA CPLD-ChipDebug