描述
关键词:MTI、仿真、缺省绑定、COREGEN、未链接单元
紧迫性:标准
如果MTI发出以下警告:
警告(1):Top.VHF(44):对于组件没有默认绑定:“解码”。
(没有发现任何实体名为“解码”)
其中解码是创建核心的核心,MTI不能
为核心定位仿真模块。VHDL和Verilog的解决方案
可以在下面找到。
解决方案
一
VHDL:
COREGEN VHDL仿真模型与使用配置的设计相关联
声明。配置信息的大部分包含在COREGEN中。
创建核心时生成的实例化模板。项目中
目录应该有一个名为COR.VHO的文件,这个文件包含核心配置
信息。
在包含COREGEN宏、层次结构的示意性设计中
语句必须添加到测试平台中,该测试平台为
示意图。
这是一个必须添加到底部的配置模板。
测试台:
库XilinxCoreLib;
配置& lt;CFGlNo.gt;
对于TestBoestARCH & GT;
对于所有的:& LT;StimaTyxO-COMP>使用实体工作。& lt;实体& gt;(& lt;架构& gt);
建筑学与建筑科学;
对于所有:& lt;CordeNo.Gt;使用实体XILIXXCORILB。
COREGEN实例化模板中提供的配置信息
结束;
结束;
结束;
结束;
TopyCFG;
二
Verilog:
COREGEN Verilog仿真模型使用“包含语句”链接到设计。
此信息包含在生成的COREGEN实例化模板中。
当核心被创建。在项目目录中应该有一个名为COR.VEO的文件,
此文件包含核心配置信息。
为了将这些信息纳入ISE项目,遵循以下步骤:
1将COR.VEO文件重命名为Cyr.v并将其添加到项目中。
2选择核心.v文件,双击“创建示意符号”过程。
3 -当被问及是否应该写入现有符号时,选择“是”。
4 -将符号添加到示意图中。
这将允许您预成形功能仿真并实现您的设计。
没有回复内容