3.1i ViReX-E位-大于3 ns的差异在DLL的输入时钟和反馈路径之间。-Xilinx-AMD社区-FPGA CPLD-ChipDebug