单独使用modelsim仿真xilinx-Xilinx-AMD论坛-FPGA CPLD-ChipDebug

单独使用modelsim仿真xilinx

如何使用modelsim仿真xilinx 直接在modelsim软件内执行.do文件进行仿真,不通过vivado调用modelsimvivado仅用于生成IP核。 1.需要vivado软件安装路径下的glbl.v文件 路径举例:D:XilinxVivado2017.4dataverilogsrcglbl.v

2.需要编写sim.do文件

(1). sim.do文件包含了testbench.v文件. (2).其他源代码.v/.sv文件. (3).IP simnetlist.v文件,仿真IP核需要.

3.用一个文件夹,将该两个文件放同一目录下,如:图片[1]-单独使用modelsim仿真xilinx-Xilinx-AMD论坛-FPGA CPLD-ChipDebug

4.文件sim.do编写如下举例:   

 

以上编写完成 其中 ../ sim.do文件当前目录的上一级文件夹,../../ 则为上两级文件夹 IF_DDS_sim_netlist.v 就是vivado IP核生成以后,出来的仿真用.v文件 vlib work; sim.do文件夹目录下在创建一个work文件夹

5.打开modelsim窗口

gui界面输入

图片[2]-单独使用modelsim仿真xilinx-Xilinx-AMD论坛-FPGA CPLD-ChipDebug

cd {sim.do文件路径} {}中的内容就是sim.do文件的路径,绝对路径。 例如 cd {E:cpri_ctrl_topsim} 输入完成以后,直接输入 do sim.do 指令 即可                                                            

 

请登录后发表评论

    没有回复内容