Altium Designer 高速PCB设计HDMI特性阻抗设计方法-Anlogic-安路社区-FPGA CPLD-ChipDebug

Altium Designer 高速PCB设计HDMI特性阻抗设计方法

再来一篇HDMI PCB布线指导,文字不多,但其中的布线示图有参考意义。

1 HDMI 布线注意事项

  • 1、差分对间距优先设置为9mil或11mil,线宽推荐使用5-8mil,线宽可根据实际产品做调整;如果走线够宽,则其阻抗更好的控制。
  • 2、建议少出现过孔现象,如果需要打过孔,可以按照正常的过程大小只做,推荐内径20mil,外径40mil,并保持过孔周围远离GND铜皮;
  • 3、如果使用差分对过孔,建议过孔间间距在35mil左右;
  • 4、ESD、电阻电容等器件,过孔就近打,周围移除GND铺铜;抠掉底部差分对GND平面;
  • 5、差分对周围相同层,禁止铺铜;
  • 6、特性阻抗保持100Ω差动阻抗,根据实际情况而定;也可以用单根50Ω特性阻抗代替;
  • 7、HDMI 差分组内5mil 误差,组间 10mil误差(该要求可选)。

2 差分走线

  • 添加差分对

20240302180133996-image

20240302175828683-image

20240302175919499-image

  • 差分对周围相同层,禁止铺铜,圈出该区域

20240302180550473-image

  • 抠铜20240302180012489-image

20240302180412910-image

20240302180630454-image

20240302180659416-image

20240302180726892-image

20240302180803203-image

20240302180833237-image

  • 捕获取消

    20240302180926764-image

2 阻抗分析级HDMI差分走线

20240302181008514-image

20240302181047852-image

20240302181108542-image

2.1 阻抗匹配参数设置20240302181138790-image

20240302181204235-image

20240302181233974-image

-人为设置参数

20240302181254816-image

  • 匹配测试

    20240302181323159-image

    20240302181346597-image

2.2 差分对规则设置

20240302181407850-image

20240302181449291-image

20240302181520950-image

20240302181541348-image

20240302181603133-image

20240302181625443-image

3 HDMI组间等长

20240302181645198-image

20240302181710229-image
20240302181730106-image
20240302181748367-image
20240302181804353-image
请登录后发表评论

    没有回复内容