3.1i VIETER PAR警告:位置1795:源组件的放置必须在与输出LVDS对相同的CLB列中-Xilinx-AMD社区-FPGA CPLD-ChipDebug

3.1i VIETER PAR警告:位置1795:源组件的放置必须在与输出LVDS对相同的CLB列中

描述

关键词:PAR、LVDS、LVPECL、PAST 1795、CLB列、源、组件、输出

紧迫性:标准

一般描述:当通过PAR运行时,以下警告可能是
看到:

警告:布局:1795 -源组件TXD11的放置必须在
相同的CLB列作为异步输出LVDS IOB对$3I2/$1N104和
$3I2/$1N169。这将最小化涉及顶部和底部的歪斜问题。
边缘

这说明问题了吗?如果是这样,什么时候可以安全地忽略这个警告?

解决方案

此警告声明驱动CLB不在同一列中。
输出焊盘。虽然这会给该路由增加额外的延迟,但它不会引起。
一个错误-只要你的设计仍然可以满足时间。警告是简单的。
说明这个信号有一个更好的位置。

请登录后发表评论

    没有回复内容