4.1i VIETER PAR错误:位置:1613设计对象(TMP0(15))不能放置-Xilinx-AMD社区-FPGA CPLD-ChipDebug