PotatoPie V4.0 入门教程(1)——开发板硬件资源介绍-Anlogic-安路社区-FPGA CPLD-ChipDebug

PotatoPie V4.0 入门教程(1)——开发板硬件资源介绍

20240404130925717-板子3D图

板载接口介绍

  • 左边的有JTAG标识的TypeC口是板载下载器
  • 板子上面部分的有UART标识的TypeC口就是USB转串口.
  • 上部的CAMERA标识的是摄像头扩展口
  • 右部的HDMI字样的接口是HDMI TX显示口.
  • 底部的I/O:USB RGMII字样的排针是做了等长的IO扩展口,可用来扩展USB2.0模块或RGMII千兆网口模块.

主控芯片EG4SNG88硬件说明

电源设计介绍

20240404152658230-image

可以看到3V3由TPS563201DDCR构成DC-DC路。这一块主要为FPGA芯片的IO及外设提供电源。

LDO1117提供FPGA芯片的核压。

主控芯片

20240404152356147-image

20240404152437828-image

FPGA配置FLASH

20240404152543702-image

TypeC AL-Link mini硬件介绍

20240404152457382-image

这个电路除了提供下载功能,还提供了一个10M时钟给到FPGA。板载的芯片比较随机不一定是STM32,也可能是GD32或者其它平替STM32的工具。

FPGA时钟电路

20240404152613195-image

注意本开发板板载的时钟是上一节提到的10M时钟,这个时钟位是留给用户焊接自己所需要的频率的晶振的。

USB转UART硬件介绍

概述

板载的CH340是一个USB总线的转接芯片,实现USB转串口。
在串口方式下,CH340提供常用的MODEM联络信号,用于为计算机扩展异步串口,或者将普通的串口设备直接升级到USB总线。
图片[8]-PotatoPie V4.0 入门教程(1)——开发板硬件资源介绍-Anlogic-安路社区-FPGA CPLD-ChipDebug

特点

  • 全速USB设备接口。
  • 仿真标准串口,用于升级原串口外围设备,或者通过USB增加额外串口。
  • 计算机端Windows操作系统下的串口应用程序完全兼容,无需修改。
  • 硬件全双工串口,内置收发缓冲区,支持通讯波特率50bps~2Mbps。
  • 支持常用的MODEM联络信号RTS、DTR、DCD、RI、DSR、CTS。
  • 通过外加电平转换器件,提供RS232、RS485、RS422等接口。
  • 支持波特率2400bps到460800bps。

20240404152054313-image

开发板上的USB转UART使用的是CH340E

20240404151858959-image

请登录后发表评论

    没有回复内容