91i ViTEX-MAP-“错误:MPLIB:93 -非法LOC符号”CLK。PAD“(PAD信号=CLK)或BUFGP”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

91i ViTEX-MAP-“错误:MPLIB:93 -非法LOC符号”CLK。PAD“(PAD信号=CLK)或BUFGP”

描述

如果将一个与全局缓冲器(BUFG或BUFGP)相连的PAD分配到非球形垫位置,MAP会发出以下错误:

“错误:MAPLIB:93 -非法LOC上的符号“CLK.PAD”(PAD信号=CLK)或BUFGP符号“U1”(输出信号= U1),IPAD-IGBFG应该只适用于GCLKIOB站点。

解决方案

验证PAD是否被分配到全局焊盘位置。此信息可用于您正在使用的器件的数据表中。您可以在以下时间访问数据表:

HTTP://www. xLimx.COM/XLNX/XWeb/XILIPu外宣sIdx.jSP

当您想从非GCKIOB站点驱动BUFG时,经常会看到这种错误。BUFG的存在导致在综合过程中推断出iBFG,这与非GCKIOB位点不相容。你应该实例化一个iBF。

请登录后发表评论

    没有回复内容