问题1:TRION系列LPDDR3是硬核在Interface中进行配置,用户接口采用AXI协议,如果我想实现LPDDR3内存地址空间划分及存储如何进行实现呢?和其他厂商的FPGA一样,优先使用逻辑代码进行实现地址空间分配,然后在通过AXI协议进行写入和读取么;还是在AXI协议中把地址直接写死进行数据读写?例如分配成类似下面这种:
print one line datas read/write sequence: VP0~VP31
One VP data size is 64Byte(6x64bit + 2x64bit),
One VP memory size is 4MB which can buffer 65536 line VPs.
data store:
address bank0 bank1 bank2 bank3 bank4 bank5 bank6 bank7
0x0000000 VP0 VP1 VP2 VP3 VP4 VP5 VP6 VP7
0x0080000 VP8 VP9 VP10 VP11 VP12 VP13 VP14 VP15
0x0100000 VP16 VP17 VP18 VP19 VP20 VP21 VP22 VP23
0x0180000 VP24 VP25 VP26 VP27 VP28 VP29 VP30 VP31
问题2:
配置过程中,在以下两个选项卡,如何选择使用更优