CPLD,CoolRunner II,XPLA3- DO CooSrand器件在输入上有滞后现象吗?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

CPLD,CoolRunner II,XPLA3- DO CooSrand器件在输入上有滞后现象吗?

描述

一般描述:

CoolRunner器件在输入上有滞后现象吗?

解决方案

CaleRundXPLA3器件在所有输入上都有50 mV的磁滞现象。

CoolRunner II器件具有最小的500 mV磁滞,可以在每个引脚上选择(通过施密特触发器属性)。这可以通过用户约束文件(UCF)或通过ISE中的分配包引脚过程来完成。

UCF实例

网络数据;

请登录后发表评论

    没有回复内容