3.1I COREGEN释放注释31 IIIPUpDATE1CZIP-Xilinx-AMD社区-FPGA CPLD-ChipDebug

3.1I COREGEN释放注释31 IIIPUpDATE1CZIP

描述

关键词:DYIP1、DYIP1C、31 IIIPUPATETE1C、COREGEN、DA、FIR、滤波器、正弦、余弦、LUT,
查找,表,ViTEX,加法器,减法器,减法器,基于FD,
移位,寄存器,累加器,ViTEX II,块,RAM,内存,问题,
单端口,双端口,块存储器,异步FIFO,释放注释,
分销商内存,FFT,已知问题。

紧迫性:标准

一般描述:
DYIP1和31 IIIPUPUDATE1C更新有什么不同?

解决方案

新的IP更新,31 IAIPIPUPDATE1C,取代了DYIP1,这是
2000年7月发布。新的IP更新包含相同的IP
DYIP1中可用的内核和核心生成器软件更新。

31 IIIPIPUPDATE1C不同于原来的DYIP1版本
已经修复了两个错误:

1。未完成的“分析订单文件”已被纠正。
(Xilinx解决方案10118)欲了解更多信息。

2。存档文件和目录中的只读文件权限
被纠正了。这将减少安装问题的数量。
生成“错误定位库”消息。
(Xilinx解决方案7817)欲了解更多信息。

注意:如果您已经在Xilinx安装上安装了DYIP1更新,
31 iAIPIPUPDATE1C可以安装在它上面。如果您是工作站用户,您的系统
管理员可能需要更改当前核心生成器上的权限
在安装3IIAIPIPUPDATE1C之前安装。

CHMOD -R U+W $ Xilinx/ CaleGEN

**在这个更新中没有新的内核。***

DYIP1所记录的所有已知问题仍然适用于31 IIIPIPUPDATE1C。
(Xilinx解决方案9332)欲了解更多信息。

请登录后发表评论

    没有回复内容