SIMPREMs 3.1ISP4-因子YJ-JF参数在后置注释(定时)仿真中产生仿真误差。(VHDL)-Xilinx-AMD社区-FPGA CPLD-ChipDebug

SIMPREMs 3.1ISP4-因子YJ-JF参数在后置注释(定时)仿真中产生仿真误差。(VHDL)

描述

关键词:FasyYyJF,SIMPRIX,XY-CKLDLL2,定时,仿真,
MODESIM、MTI、Verilog、VHDL、VCS、VSS、Verilog XL

紧迫:热

一般描述:
在运行3.1i与Service PACK 4时,一个无效的参数(FaskYyJF)
正在通过NGD2VHDL/NGD2VER,这会导致错误
时序仿真。ModelSim出现以下错误:

错误:未知标识符:FaseYyJF。

解决方案

解决这个问题的办法是评论这条线。
包含因子yjjf的后注释时序
Xilinx生成的网表:

错误实例化:
BCKYDLLYOUT:XY-CLKDLL2
通用映射
Clkdv^除法=& 2;
Duyy- CycLy*校正=
FasyYyJF= & gt;x“C080”,评论这条线
Max Plurkern=40000 ps

端口映射(端口映射)
RST =…

修正实例化:
BCKYDLLYOUT:XY-CLKDLL2
通用映射
Clkdv^除法=& 2;
Duyy- CycLy*校正=
–FaseYyJJF=& gt;x“C080”,这条线现在被注释掉了。
Max Plurkern=40000 ps

端口映射(端口映射)
RST =…

这个问题将被固定在下一个3.1i服务包,Service PACK 5中,
这将在2000年11月到期。

请登录后发表评论

    没有回复内容