【提问】基本FPGA或者树莓派或者其它微处理器(尽量压缩成本且完成项目)DFB激光器稳频-FPGA常见问题社区-FPGA CPLD-ChipDebug

提问基本FPGA或者树莓派或者其它微处理器(尽量压缩成本且完成项目)DFB激光器稳频

项目是DFB激光器稳频。
目前光信号已转化为8路电压信号,只差一个数字电路反馈系统,采集8路电压信号(采样率 200k以上,精度16以上),采集电压后,由主控处理(FPGA/树莓派),再由DAC两路输出信号 去控制激光器进行稳频。 有没有大佬了解一些,或者了解一些采集相关的项目,帮忙指点一下。
我这个反馈周期也就是采集,处理,输出,这一流程是多少时间,具体怎么计算,在没搭建系统之 前能不能计算一下反馈时间(根据一个具体的开 发板),应该怎么去算。
有其他文章关于稳频的,但是文章能找到,代码怎么去找呀(想学一下),或者其它相似度高的项目代码去哪里找。 有没有大佬指点帮助一下孩子。

20250114120450756-捕获

 

请登录后发表评论

    • chipdebug的头像-ChipDebugchipdebug徽章-创作大使-ChipDebug等级-LV4-ChipDebug超级版主0