描述
关键字:MAP、PACK、683、3.1i、PAD、符号、约束、位置、非法、SypRI化、SypLITY、BUFG、时钟、1107
紧迫性:标准
一般描述:
连接到核心发生器FIFO的写入时钟的时钟信号不能被限制到GCK引脚,因为在MAP中出现以下错误:
“错误:包:1107 -不能将下列符号组综合单个IOB组件:
PAD符号“PADYNAMEX”(PAD信号=PADYNAMEX)
BUF符号“PADYNAMEYBIF”(输出信号=PADYNAMEYEXC)
以下每个约束为IOB类型的组件指定非法物理站点:
符号“PADYNAMEX”(LOC= A17)
请相应地改正约束。
在3.1i软件中,映射错误读取:
“包:683符号和lt;& gt;有约束(LOC=xxx)),它指定组件的非法物理站点。
当SypLyTITY被用作综合工具时,出现了这个错误。
解决方案
当SypPurI化实例化来自时钟垫的IGBF而不是iBFG时发生错误。这是因为时钟信号连接到一个核心,这被看作是一个黑匣子。因此,综合工具不能区分时钟信号和规则信号,并且仅实例化一个IBF。
解决方案是在HDL代码中实例化iBFG。
还可以使用“SythIsCalCh”属性使SypPrimes能够识别时钟。有关这方面的更多信息,请参见(赛灵思解答1561).
没有回复内容