目录
第二步:双击Net下面的Relative Propagation Delay
第三步:右键点击Dsn行,选择Analyze,然后就可以看到Length信息了
在使用Allegro进行PCB文件设计时,如果板子相对复杂,检查配线等长和重要信号线成为必备技能,此文章通过简单几步,教你如何快速查看单路或者单组信号线如何查看等长等信息。
第一步:单击选择Cmgr图标:
![图片[1]-Cadence17.2 > Allegro > 检查PCB Layout信号线组等长及查看delay-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/02/20250211161006733-71739261406.png?v=1739261407)
第二步:双击Net下面的Relative Propagation Delay
![图片[2]-Cadence17.2 > Allegro > 检查PCB Layout信号线组等长及查看delay-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/02/20250211161012191-91739261412.png?v=1739261413)
第三步:右键点击Dsn行,选择Analyze,然后就可以看到Length信息了
![图片[3]-Cadence17.2 > Allegro > 检查PCB Layout信号线组等长及查看delay-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/02/20250211161014652-71739261414.png?v=1739261415)
![图片[4]-Cadence17.2 > Allegro > 检查PCB Layout信号线组等长及查看delay-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/02/20250211161017814-51739261417.png?v=1739261417)





没有回复内容