LatticeSCM器件是否支持从系统总线读取/写入(R / W)嵌入式Block RAM(EBR)?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug

LatticeSCM器件是否支持从系统总线读取/写入(R / W)嵌入式Block RAM(EBR)?

LatticeSCM架构不支持通过系统总线对EBR进行专用R / W访问。然而,可以通过在IPexpress生成EBR存储器期间提供初始化文件来初始化存储器。。上电将在通电时初始化。。如果在比特流下载之后需要更多基于系统总线的R / W访问,则需要用户逻辑在来自系统总线从设备(例如,用户从设备接口)的R / W逻辑和功能用户逻辑之间进行多路复用。

请登录后发表评论

    没有回复内容