当端口A选择“1”的输入宽度时,不能生成3.1i CordEN乘法器生成器。-Xilinx-AMD社区-FPGA CPLD-ChipDebug