在cadence allegro 17.2 之前,电路板的外观、内部开窗、开孔等均可以通过Board Outline层定义得到。但是到了17.2之后,在输出Artwork的时候,会提示错误对话框,如下:
![图片[1]-cadence allegro 17.2 design outline的使用-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072156723-91749770516.png?v=1749770516)
提示使用DESIGNED_OUTLINE和CUTOUT层来定义你的电路板外观。
当然,你不理会它这个提示,照样使用Board Outlinel来定义电路板外观也是可以的,毕竟输出Gerber文件后,电路板厂家才不管你的软件是怎么定义的呢。
但是你要面临两个问题(我目前发现的)。
1. 每次输出Gerber文件都会跳出上述对话框,很烦人。
2. 输出3D图形的时候,看不到电路板哦。
解决的办法就是老老实实使用Designe Outline层定义电路板尺寸、内部开窗等。如何使用?
1. 在颜色选择对话框将上述两层颜色打开。
![图片[2]-cadence allegro 17.2 design outline的使用-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072158348-101749770518.png?v=1749770519)
2. 放置电路板外观,及Design Outline,这个和17.2之前的版本不一样,不能使用画线的方式添加Designe Outline,因为画线时在Board Geometry类中并未能找到Design Outline或Cutout子类。只能通过添加shape的方式添加。
![图片[3]-cadence allegro 17.2 design outline的使用-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072202570-81749770522.png?v=1749770522)
3. 与Board Outline不同的是,电路板内开窗不能使用Design Outline,而是使用Cutout来定义,操作方式参考上面第二点。
以上,就是使用Design Outline和Cutout定义电路板外观的操作方式。
最后你需要去掉刚才收到的那个烦人的对话框,做法就是:打开Artwork Control Form将每层的BOARD GEMOETRY/OUTLINE去掉,替换成DESIGN OUTLINE和CUTOUT即可。
![图片[4]-cadence allegro 17.2 design outline的使用-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072205524-31749770525.png?v=1749770526)
![图片[5]-cadence allegro 17.2 design outline的使用-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072208428-21749770528.png?v=1749770528)





没有回复内容