一、认识板框所在的层
我们现在使用的是17.4的版本,在Design_outline这个层定义板框就可以了
![图片[1]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072345815-01749770625.png?v=1749770626)
二、PCB板框自己定义
1、画个矩形板框
1、选择命令,点击
![图片[2]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072347816-21749770627.png?v=1749770628)
2、选择所在层,设置矩形的宽和高
![图片[3]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072350413-81749770630.png?v=1749770631)
3、输入坐标,进行放置,就可以了
![图片[4]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072353599-11749770633.png?v=1749770634)
2、画个圆形板框
1、选择命令,点击
![图片[5]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072356178-41749770636.png?v=1749770636)
2、选择所在层,设置圆心坐标和半径,直接放置就可以了
![图片[6]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072357896-71749770637.png?v=1749770638)
三、DXF板框导入
1、选择命令,点击
![图片[7]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072424543-41749770664.png?v=1749770664)
2,弹出对话框,进行设置,路径,单位,等
![图片[8]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072409346-61749770649.png?v=1749770649)
3、映射设置
![图片[9]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072411701-41749770651.png?v=1749770652)
4、直接导入板框
![图片[10]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072413905-71749770653.png?v=1749770653)
5、打开导入层的显示和设置一个自己喜欢的颜色显示
![图片[11]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072416746-71749770656.png?v=1749770656)
6、将导入的板框Change到板框这一层
1、选择命令,Change,点击
![图片[12]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072418655-101749770658.png?v=1749770658)
2、进行设置板框的所在层
![图片[13]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072419657-101749770659.png?v=1749770659)
3、点击需要Change的板框,完成
![图片[14]-Allegro——板框设计 – 苍月代表我 – 博客园-PCB设计社区-FPGA CPLD-ChipDebug](http://chipdebug.com/wp-content/uploads/2025/06/20250613072420869-91749770660.png?v=1749770663)
————————————————
版权声明:本文为CSDN博主「朱万利」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/qq_31444421/article/details/129019224





没有回复内容