问题来源:帖主参考奥唯思ti60f225板卡(底板部分)绘制了其核心板相适配的底板,使用与其原底板同样的电平转换芯片:TXS0108EPWR(下图为帖主自制底板中的电路部分,该部分原理图参考奥唯思的设计,仅在pcb设计上不同)

但是,在使用一周多后,帖主突然发现,ti60f225的1.8v lvcoms引脚的零状态(根据测试,零状态下核心板上的该引脚输出14mv到电平转换芯片当中)下,对应的输出引脚仍然为高电平,但是除了该故障引脚,别的引脚(在FPGA程序中设置的引脚电平以及驱动电流一致)以及芯片供电,接地都没问题,并且该芯片的所有引脚一直用作FPGA端输出,没有用作双向端口的情况。
因此,帖主对此感到好奇:是什么操作有可能导致此情况的发生?,应该如何添加保护电路以避免该情况的发生?





没有回复内容