3.2i核心生成器-18×18(签名)乘法器ViTEX II使用太多乘法器块。-Xilinx-AMD社区-FPGA CPLD-ChipDebug