4.1i内核生成器-运行Verilog行为仿真可能需要很长时间,因为核心CYRGEFDFDV30.0采用了低效的编码方式。xilinx_wiki6年前发布40该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGAxilinx赛灵思
没有回复内容