4.1i内核生成器-运行Verilog行为仿真可能需要很长时间,因为核心CYRGEFDFDV30.0采用了低效的编码方式。-Xilinx-AMD社区-FPGA CPLD-ChipDebug