3.1i图-使用映射“-U”选项导致“错误:包:679 -不能服从设计约束(MaRONAME=乘法器V2O00LATIV2/……)-Xilinx-AMD社区-FPGA CPLD-ChipDebug

3.1i图-使用映射“-U”选项导致“错误:包:679 -不能服从设计约束(MaRONAME=乘法器V2O00LATIV2/……)

描述

关键字:MAP、核心生成器、CalEGEN、乘法器、MultGEGEN、错误、PACK、包、679、不能遵守设计约束

紧迫性:标准

一般描述:
我使用来自核心生成器的乘法器内核,将乘法器类型设置为“非常量并行乘法器”。当我用“-U”选项运行MAP时,报告了以下错误消息:

“错误:包:679 -不能服从设计约束(MaRONAME= VulnIILV2O0L0VLA2/V2/ TopiSale/PARIOMUL/M2/Topy,RLC= X2Y9),这需要将下列符号组综合单个切片组件:
LUT符号“BU104”(输出信号=N4668)
Multand符号“BU105”(输出信号=N4668)
MuxCy符号“BU106”(输出信号=N45 586)
Multand符号“BU109”(输出信号=N4675)
Mult1和符号BU109的输出信号必须连接到片内的MuxCy符号的输入。请相应地改正设计约束。

解决方案

工作是在运行映射时不使用“-U”开关。

GUI用户:
请确保在GUI或属性菜单中选择“裁剪未连接的信号”选项。(默认设置已被选择。)

对于命令行用户:
在运行MAP命令时不要使用“-U”。

这个问题被固定在一个乘法器核心,在2001年10月发布(EAIP1)。

如果需要“-U”开关,则设置以下环境变量:

西尔玛映射1

请登录后发表评论

    没有回复内容