What are VCC(VDD)IB and VCC(VDD)OB supply connections used for on LatticeECP2M/3 and LatticeSC/M devices?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug

What are VCC(VDD)IB and VCC(VDD)OB supply connections used for on LatticeECP2M/3 and LatticeSC/M devices?

电流模式逻辑(CML)输入和输出缓冲器
一定是
终止正常运作。

CML使用真正的双重终止。

而不是仅在接收器处终止的LVDS。这意味着回到源的任何信号反射都会以很小的衰减反射回接收器。这限制了LVDS可以驱动的数据速率和跟踪长度,而CML提供更长的覆盖范围并实现更高的数据速率。

莱迪思器件为每个SERDES通道提供独立的Rx和Tx端接电源节点,允许接收器输入端接和发送器输出端接偏置在用户定义的电平,而与内核SERDES电压(1.2V)无关。。输入和输出电源分别为VCC(VDD)IB和VCC(VDD)OB。
。典型的CML I / O使用内部50欧姆上拉电阻进行端接。。由于CML仅驱动“0”电平,因此需要上拉“1”电平。。他们
。一定是
。端接到1.2V和1.5V之间的电压电源,以确保正常运行。。这些终端的唯一目的是匹配驱动器和接收器之间的线路。。这些终端的不匹配将导致器件引脚上的潜在电流消耗并产生不希望的抖动,但升高或降低这些电源不会影响电压摆幅。。在不使用特定SERDES通道的情况下,相关的VCC(VDD)IB和VCC(VDD)OB电源引脚可以保持未连接状态。

请登录后发表评论

    没有回复内容