基础ISE3.1i ECS-当我创建宏时,“Vhdl(Top.sCh)错误:在D(0)上的I/O标记丢失的PIN”出现在设计流程中-Xilinx-AMD社区-FPGA CPLD-ChipDebug

基础ISE3.1i ECS-当我创建宏时,“Vhdl(Top.sCh)错误:在D(0)上的I/O标记丢失的PIN”出现在设计流程中

描述

关键词:基础、ISE、3.1I、宏、示意图、I/O、标记、PIN

紧迫性:标准

一般描述:
我在一个示意性的设计中创建一个宏(从“创建示意符号”)用于ASE 3.1i的基础上的仿真目的。在详细说明了在不更新它的示意图上的某些变化之后,当我选择和检查设计规则时报告以下错误信息。

“VHDL(Top.SCH)错误:网络D上的I/O标记丢失的引脚(0)”。

解决方案

为了避免这个错误,您必须通过双击L&;创建示意符号& GT来更新宏。将出现一个窗口,警告已经创建了符号。选择“OK”来覆盖它。

确保没有顶级文件的.Sym文件。

请登录后发表评论

    没有回复内容