XCITE(DCI)——DCI I/O的DC功耗是多少?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

XCITE(DCI)——DCI I/O的DC功耗是多少?

描述

DCI I/O的DC功耗是多少?

解决方案

对于VITEX-4、VITEX-5和SPARTAN-3生成的FPGA,请使用Xilinx功率估计器(XPE)电子表格来估计DCI功耗。

以下旨在作为在ViTEX II器件中对DCI进行分析功率估计的手段。下面的表说明了在ViTEX II器件中仅实现的非频率依赖性的非DCI和DCI标准的电流:

Virtex-II DCI vs. Non-DCI DC current at VOH
ViTEX-II DCI与VOH非DCI直流电流

Virtex-II DCI vs. Non-DCI DC current at VOL
VTEXⅡDCI与非DCI直流电流VL

下图说明了计算方法:

Calculation Example for HSTL_II_DCI at VOL
HSTLIIII~DCI在VOL中的计算实例

笔记:

1。这些数字应该用作电力计算的准则。实际体积/ VOH可能会有所不同因此,实际电流可能与上面的表不同。

2。在VoL和VoH表上,基于DCI I/O驱动器将下沉或源于与非DCI终端相同的电流的假设来计算SSTL2和SSTL3的电流。在这种情况下,SSTL DCI的驱动器已经被削弱以考虑串联终止。

例如,在VOL上对SSTL3i i的计算如下:

非DCI驱动程序:

在接收端的端接电阻(R)到VCCO的电流为(VTT-VOL)/R=(1.5~1.1)/ 50=8毫安。

(这也是当前在非DCI驱动程序中对GND的沉没。)

DCI驱动程序:

电流由司机沉没- GND保持不变——8毫安。

在接收器端接电阻器(2R)到VCCO的电流是(VCCO -VOL)/2R=(3.3 – 1.1)/ 100=22毫安。

平衡,接收器终止电阻器(2R)到GND的电流,是22 – 8=14毫安。

三。在VoH表上,在HSTL III类和IV类中没有电流发生,这是因为在VoH中,没有GND的电流路径。

4。VRN/P引脚也将耗散功率。由于这个和内部终止,ViTEX II器件将消耗更多的功率与XCITE(DCI)比没有。请看(赛灵思解答11794)欲了解更多信息。

5。要查看过渡期间的功耗和实际的IV数据,必须运行一个IIS仿真。

请登录后发表评论

    没有回复内容