在POS PHY 3级和FLUBES-4 COREGEN模型(VHDL)后端仿真中看到的61I核心生成器SIMPRIM问题-Xilinx-AMD社区-FPGA CPLD-ChipDebug