4.1i项目导航器-测试台端口不匹配源将在仿真过程中产生错误-Xilinx-AMD社区-FPGA CPLD-ChipDebug