描述
关键词:核心发生器、COREGEN、DYIP4、EAIP1
紧迫:热
一般描述:
如果3.1i设计包含下面列出的任何内核(在3.1i IP更新第4版中介绍),并且尝试重新生成这些特定内核,则可以报告“& lt;核心& gt;未发现”错误。
不在4.1i CD上的3.1IIP更新4(也被称为DYIP4)中介绍的核心和特定版本如下:
(如果您不确定您在3.1i设计中使用的核心版本,请通过使用任何文本编辑器打开.lt;CoeLeNeNo.gt;.xCo文件来检查这一点。每次生成内核时都会生成XCO文件。
BLKMESPSPIV3Y2(块内存单端口)
BLKMMEDPIPV32.2(块内存双端口)
线性反馈移位寄存器(LFSRIV1Y0)
DDSYV3Y1……(直接数字综合器)
DaaDdCT1V1O0(离散余弦变换)
以及以下付费核心:
卷积码ECOCODRIV1V0……(卷积编码器,付费核)
RSXDeCuffyV2Y0……(Reed Solomon Decoder,付费核心)
(Reed Solomon Encoder,付费核心)
SIDYV1O0……(Interleaver Deinterleaver,付费核心)
注意:由于IP更新是累积的,您可以在DYIP4更新文件中找到较旧的核心版本(即,您将在DYIP4更新中看到DYIP1、DYIP2和DYIP3内核)。这些核不受这个问题的影响。
例如,块内存核、V3Y1和早期版本不受这个问题的影响——只有V3Y2是。
而且,这个问题只适用于那些仍处于设计初期阶段的顾客,当他们更倾向于尝试:
1。再生其中一个核心;
2。通过FISE项目导航器对设计进行功能仿真;
三。通过FISH项目导航器重新设计。
如果您尝试执行上述操作中的任何一个,将报告类似于以下的错误:
“找不到LFSRIV1N1”
对于包含列表核心的3.1i设计,但不需要再生内核,功能仿真或再综合不受此问题的影响;您应该能够通过使用4.1i软件的其他实现步骤来处理设计。只要你已经生成了必要的EDF网表,4.1i软件就可以用来放置和路由已经生成的、DYIP4特定的内核。
解决方案
如果需要重新生成内核,请运行功能仿真或用上面的内核重新设计设计;然后必须安装4.1i IP更新(1)(EAIP1),其可在:HTTP://Spop.xILIX.COM/IPCCANT/COREGEN/UPDATET.HTM
没有回复内容