4.1i ViTex/ViTEX II MAP – MAP中不相关的合并可能导致放置不当,导致长路由延迟。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

4.1i ViTex/ViTEX II MAP – MAP中不相关的合并可能导致放置不当,导致长路由延迟。

描述

关键词:放置、放置、坏、差、延迟、范围、区域群、无关、合并

紧迫性:标准

一般描述:
对于高利用率的设计,可能会出现大量的“不相关的合并”。(不相关的合并是当MAP将逻辑组合到没有共享PIN连接的同一片上)。MAP报表器件摘要包含包含无关逻辑的片断的数量和百分比的列表。

包含不相关逻辑的切片可能会导致放置期间出现问题,因为可能存在冲突的放置需求,使得对于所涉及的所有路径都没有令人满意的位置。结果是路径之一的长路由延迟。

解决方案

对于临界逻辑,可以将设计的子集定义为区域组;可以向区域组应用0的包因子,以防止任何不相关的合并影响该逻辑。

美国广播公司ABC AAA集团= XYZ;
NEDEF AARAYGROUP=XYZ;

Reaz范围=CbBrRM1CN1: CbBrRM2CN2;(VIETEX)

ReaZixxM1YN1: XM2YN2;(VIETEX II)
ReaAy群XYZ压缩=0;

将这些约束应用到所有关键逻辑确保了适合于该器件所需的任何不相关的合并将发生在非关键逻辑中。

请登录后发表评论

    没有回复内容