PLIC4.4.2(POSS-PHY L4)V3.X-VHDL仿真PL4不适用于缺省参数-Xilinx-AMD社区-FPGA CPLD-ChipDebug

PLIC4.4.2(POSS-PHY L4)V3.X-VHDL仿真PL4不适用于缺省参数

描述

一般描述:

PL4的VHDL仿真不适用于默认参数。

解决方案

要使用VHDL演示测试台,必须首先应用以下更正和补丁:

步骤1:

当使用NGD2VHDL生成门级(POST NGDBug)PL4 VHDL仿真文件时,必须使用“XON-FALSE”选项,如以下示例所示:

NGD2VHDL -Xon假-W PL4Top.NGD PL4.VHD

(注意:如果使用Xilinx软件工具的版本4.1i或更高,则不需要步骤2和3。如果使用Xilinx 3.1i软件,则必须进行这些更改。

步骤2:

编辑由NGD2VHDL文件生成的VHDL仿真文件。

在实例PL4O-CIEELPL4Y-CKLYRSCKLYDCM的实例化中,从

DFSH频率模式=高

到:

DFSH频率模式=“高”

步骤3:

在SimPrimeVITAL.VHD和SimPrimeVCufft.VHD文件中更改原始XY-IV的延迟。

SimPrimeVITAL.VHD和SimPrimeVCuilt.VHD文件可在$xilinx(安装XILinx工具的本地副本的目录)中可用:

Xilinx/VHDL/SRC/SIMPLIMS

在XY-IVN的实体声明中,从

TPDAIIO:VITALDelayyType 01:=(0.100纳秒,0.100纳秒);

TPDAIIO:VITALDelayyType 01:=(0纳秒,0纳秒);

重新编译SimPrimeVPACKAG.VHD、SimPrimeVITAL.VHD和SimPrimeVCufft.VHD文件。

步骤4:

为DCM模型编译补丁。修补文件包含在PL4压缩文件中:

/POSL4MC-FG67 6XCH-V3.0/POSL4MC-FG67 6X-V3.0/Test/VHDL/XYDCM.VHD

注意:您必须用正在使用的配置替换下列文件名中的“X”:

POSL4MC-FG67—XCH-V3.0

POSL4MC-FG67 6X-V3.0

步骤5:

编译以下文件:

PL4.VHD

蠕形螨病

DeovitB.VHD。

最后,加载宏“VSIMT.DO”来运行门级VHDL仿真文件。

请登录后发表评论

    没有回复内容