描述
关键字:3.1,NGDBug,参考,时钟,PAD
紧迫性:标准
一般描述:
当我使用FPGA Express进行综合时,出现以下错误:
错误:NGD:284 – NET“CKLYNEX”,它是偏移的参考时钟网络
偏移=在PCLK之前的20000 ps,不是一个与PAD相关的网络(不是由一个PAD驱动)。
在4K系列芯片(包括Spartan和SpartanXL),FPGAExpress不插入一个iPad组件。
解决方案
一
为了避免这个错误,使用翻译选项“从端口创建I/O焊盘”。
二
此外,如果时钟信号没有进入全局时钟引脚,则可以实例化一个IGBF组件来驱动BUFG组件。
没有回复内容