4.1i VIETEX II PAR DDR IOBS可以放置在不可路由的配置中。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

4.1i VIETEX II PAR DDR IOBS可以放置在不可路由的配置中。

描述

关键字:DDR,未路由,不可路由,IOB

紧迫:热

一般描述:
4.1i版本包含了一个错误修复,它引入了一个关于DDR IOB布局的新问题。该变化不正确地导致布局优化算法运行,不考虑由于共享时钟路由资源而导致DDR IOBs的路由限制。

注意:关于DDR IOB时钟路由限制的更多信息,请参见(赛灵思解答11747).

解决方案

这个问题固定在最新的4.1i服务包中,可在:
HTTP://Spop.xILIX.COM/Sputp/TekSuff/SWI更新
包含修复的第一服务包是4.1i服务包2。

同时,可以通过锁定所有DDR IOB和禁止共享DDR时钟连接的任何空IOB站点来避免问题。

请登录后发表评论

    没有回复内容