4.1i ViTEX-II MAP-“FATALOLIGROUP错误:PACK:PKSv2Studi.C:33:1.16.18.1-不能通过信号创建路由…”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

4.1i ViTEX-II MAP-“FATALOLIGROUP错误:PACK:PKSv2Studi.C:33:1.16.18.1-不能通过信号创建路由…”

描述

关键词:MAP,VIETEX II,相关包装

紧迫:热

一般描述:
MAP在相关包装过程中出现以下致命错误:

“FATALHOLLUTAL:PACK:PKSv2Fix.C:33:1.16.18.1-不能通过信号创建路由。信号CBOUT(0)-RT已经存在。进程将终止。若要解决此错误,请查阅答案数据库和其他在线资源。HTTP://Spop.xILIXX.com.”

解决方案

这个问题是从版本3.1i的回归,并且故障电路可以从错误消息中的信号名称跟踪。在迄今为止调查的所有情况下,该信号由寄存器驱动,除其他外,驱动逆变器,进而驱动一对LUT1s。

反过来,LUT1S每个驱动寄存器输入和MUXCY选择引脚。故障似乎涉及到合并逆变器和LUT1S的映射。您可以通过防止这种合并来解决问题;为此,将以下UCF约束应用到逆变器与LUT1S之间的信号:

NET“SIGIONNEX”保持;

这项工作不会降低电路性能。

这个问题固定在最新的4.1i服务包中,可在:
HTTP://Spop.xILIX.COM/Sputp/TekSuff/SWI更新.
包含修复的第一服务包是4.1i服务包3。

请登录后发表评论

    没有回复内容