3.6×FPGAExpress-“错误:布局:1747 – IOB DDRADAD(8)锁定到BankL13在Bank3。这违反了选择的I/OBank规则。-Xilinx-AMD社区-FPGA CPLD-ChipDebug