ViTEX/-E/- II,SpartanII/-IIE-通过这些器件支持的各种I/O标准可以实现什么数据速率?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

ViTEX/-E/- II,SpartanII/-IIE-通过这些器件支持的各种I/O标准可以实现什么数据速率?

描述

一般描述:

ViTEX/E-/II和SpTANTII/-IIE FPGA的SelectI /O特性为许多不同的I/O标准提供了支持。用这些标准可以达到什么样的速度?比别人快吗?我如何知道我的申请要选择哪一个?

解决方案

Xilinx不能指定由各种I/O标准支持的最大数据速率,因为任何PCB数据或时钟路径的性能由多个变量决定,这些变量只能通过精确的IIS仿真和电力网络分析来解释。简言之,这些变量是:

输出缓冲器特性。欲了解更多信息,请参阅(赛灵思解答11863).

– PCB跟踪参数,如特性阻抗、长度和终止。

-设计的时序要求。例如,双数据速率(DDR)需要完美的50/50占空比,占空比失真在高速下是常见的。

-抖动,包括时钟源抖动、数字时钟管理器(DCMS)和延迟锁定环路(DLL)所增加的抖动、由SSOs引起的抖动、由PCB迹线引起串扰引起的延迟变化引起的抖动、以及由PLL等外部组件添加的抖动。

-系统中存在的噪声量,其与下列有关:

功耗(总是依赖于可Program器件的设计)

电源旁路

外部电磁干扰源

印制电路板串扰

同时开关输出(SSOS)

Xilinx提供了用于仿真PCB上的数据和时钟路径的IIS模型。然而,IIS模型所提供的信息存在一定的局限性。欲了解更多信息,请参阅(赛灵思解答3359)或访问IIS主页HTTP://www. eigou.Org/iBIS/IIS.HTM

Xilinx iBIS模型可以在这里下载:HTTP://Spop.xilinx.COM/Sputp/SWiBiS.HTM

请登录后发表评论

    没有回复内容