82i ViReX-4MAP/PAR -如何启用额外的时钟区域报告特性?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

82i ViReX-4MAP/PAR -如何启用额外的时钟区域报告特性?

描述

我感兴趣的是分析我的VITEX-4设计的时钟区域利用率。除了“RePrimGeang-Cox区域”之外,还有什么报告功能可以用来做这些吗?γ

从82i开始,全局时钟和次级时钟放置器将打印每个时钟域的时钟区域利用和在时钟区域中使用的资源的汇总,如果存在放置失败。也可以通过设置环境变量来默认打印这些报表。

解决方案

在82i或更高版本中,设置以下环境变量来打开时钟区域报告:

窗户

设置XILPARPARCKDESTORLRPT=1(全局时钟)

设置XILYPARION SECKRORPORTPOON=1(区域时钟)

Linux与Solaris

StEnV XILIL PARKL CKDESTORGRPT 1(全局时钟)

StEnv XILIL PARION SECK(1)(区域时钟)

注意:当运行映射定时时,时钟区域报告只打印到屏幕上。“TEE”命令可用于将该信息捕获到文件中,同时仍然观察MAP:

映射定时[选项]设计

请登录后发表评论

    没有回复内容