ViTEX II乘法器模型的4.1i NGDNNO定时值在定时报告和SDF文件之间有所不同-Xilinx-AMD社区-FPGA CPLD-ChipDebug