4.2i基础逻辑仿真器(Aldec)-功能仿真和硬件工作,但时序仿真显示“?”浅谈波形输出-Xilinx-AMD社区-FPGA CPLD-ChipDebug

4.2i基础逻辑仿真器(Aldec)-功能仿真和硬件工作,但时序仿真显示“?”浅谈波形输出

描述

关键词:基础,ALDEC,仿真器,功能,定时,?硬件,SyoPSyS,Express,问号,未知

紧迫性:标准

一般描述:
功能仿真和硬件工作,但在时序仿真中,我看到“?”关于波形输出(s)。追溯未知值的起源,我发现对一个组件的输入是未知的,而驱动输入的组件的输出处于已知值。

解决方案

这个问题可以来源于SyopoS’ FPGA Express创建的“TimeSimSM”NETLIST文件。SyoPySe正在编写一个EDF网表,其名称与实例匹配。

例如,两个网络N115和N115对于实现工具来说是合法的,因为它们是区分大小写的;然而,ALDEC仿真器和MODESIM无法区分这两个网络,因为这些工具不是区分大小写的。

若要处理警告和未知值,请编辑TimeSim.Enn文件并重命名两个重复的网络之一。

请登录后发表评论

    没有回复内容